Khác biệt giữa các bản “GALS”
Từ Từ điển công nghệ
(New page: '''Globally Asynchronous Locally Synchronous (GALS)''', là một mô hình thiết kế hệ thống trên một chip đơn trong đó các khối chức năng đồng bộ trong ...) |
|||
Dòng 1: | Dòng 1: | ||
'''Globally Asynchronous Locally Synchronous (GALS)''', là một mô hình thiết kế [[SoC|hệ thống trên một chip đơn]] trong đó các khối chức năng đồng bộ trong hệ thống giao tiếp với nhau bằng thông qua một giao thức truyền thông dị bộ. Mô hình GALS ra đời nhằm giải quyết các bài toán lên quan đến việc thiết kế các hệ thống trên chip có sử dụng nhiều tần số đồng hồ (clock) khác nhau (mỗi khối chức năng sử dụng một tần số đồng hồ riêng chẳng hạn). | '''Globally Asynchronous Locally Synchronous (GALS)''', là một mô hình thiết kế [[SoC|hệ thống trên một chip đơn]] trong đó các khối chức năng đồng bộ trong hệ thống giao tiếp với nhau bằng thông qua một giao thức truyền thông dị bộ. Mô hình GALS ra đời nhằm giải quyết các bài toán lên quan đến việc thiết kế các hệ thống trên chip có sử dụng nhiều tần số đồng hồ (clock) khác nhau (mỗi khối chức năng sử dụng một tần số đồng hồ riêng chẳng hạn). | ||
+ | |||
+ | == Xem thêm == | ||
+ | * [[SoC|Hệ thống trên một chip]] | ||
+ | * [[NoC|Mạnh trên vi mạch]] | ||
+ | |||
+ | == Liên kết ngoài == | ||
+ | * [http://www.cvdis.com/~tran/?q=vi/node/45 "GALS - xu hướng thiết kế vi mạch trong tương lai gần"] | ||
+ | |||
+ | [[Thể loại:Thiết kế vi mạch]] |
Bản hiện tại lúc 11:54, ngày 26 tháng 10 năm 2007
Globally Asynchronous Locally Synchronous (GALS), là một mô hình thiết kế hệ thống trên một chip đơn trong đó các khối chức năng đồng bộ trong hệ thống giao tiếp với nhau bằng thông qua một giao thức truyền thông dị bộ. Mô hình GALS ra đời nhằm giải quyết các bài toán lên quan đến việc thiết kế các hệ thống trên chip có sử dụng nhiều tần số đồng hồ (clock) khác nhau (mỗi khối chức năng sử dụng một tần số đồng hồ riêng chẳng hạn).